PC28F256P33TFE

Alliance Memory
913-PC28F256P33TFE
PC28F256P33TFE

Ürt.:

Açıklama:
NOR Flaş 256Mb, 16M x 16, 2.3V to 3.6V, Top Boot, 95ns, -40C to 85C, 64b BGA

Yaşam Döngüsü:
Yeni Ürün:
Bu üreticiden yeni.
ECAD Modeli:
Bu dosyayı ECAD Aracınız için dönüştürmek için ücretsiz Library Loader dosyasını indirin. ECAD Model hakkında daha fazla bilgi edinin.

Stok Durumu

Stok:
Stokta Yok
Fabrika Teslim Süresi:
2 Hafta Fabrikada tahmini üretim süresi.
Minimum: 1   Çoklu: 1
Birim Fiyat:
-,-- €
Toplam Fiyat:
-,-- €
Tahmini Gümrük Vergisi:

Fiyatlandırma (EUR)

Miktar Birim Fiyat
Toplam Fiyat
8,19 € 8,19 €
7,61 € 76,10 €
7,38 € 184,50 €
7,04 € 352,00 €
6,86 € 658,56 €
6,76 € 1.946,88 €
6,59 € 3.795,84 €
6,44 € 6.800,64 €
2.592 Fiyat Teklifi

Ürün Niteliği Öznitelik Değeri Özellik Seçin
Alliance Memory
Ürün Kategorisi: NOR Flaş
SMD/SMT
BGA-64
256 Mbit
2.3 V
3.6 V
31 mA
Parallel
52 MHz
16 M x 16
16 bit
Asynchronous, Synchronous
- 40 C
+ 85 C
Tray
Marka: Alliance Memory
Montaj Ülkesi: Not Available
Dağıtım Ülkesi: Not Available
Menşe Ülke: CN
Neme Duyarlı: Yes
Ürün Tipi: NOR Flash
Hız: 95 ns
Fabrika Paket Miktarı: 96
Alt kategori:: Memory & Data Storage
Besleme Akımı - Maks: 31 mA
Bulunan ürünler:
Benzer ürünleri göstermek için en az bir onay kutusu seçin
Bu kategorideki benzer ürünleri göstermek için yukarıda en az bir onay kutusu seçin.
Seçilen özellikler: 0

CNHTS:
8542329090
USHTS:
8542320051
TARIC:
8542326100
ECCN:
3A991.b.1.a

P33 Micron Parallel NOR Flash Embedded Memory

Alliance Memory P33 Micron Parallel NOR Flash Embedded Memory offers more density in less space with support for code and data storage. This high-speed interface device features high-performance synchronous-burst read mode, fast asynchronous access times, low power, and flexible security options. The Alliance Memory P33 Micron Parallel NOR Flash Embedded Memory is manufactured using Micron 65nm process technology and provides high performance at low voltage on a 16-bit data bus. The module defaults to asynchronous page-mode read upon initial power-up or return from reset and configuring the read configuration register enables synchronous burst-mode reads. In synchronous burst mode, output data is synchronized with a user-supplied clock signal.